SDA 9402/02S(A31)
Preliminary Data Sheet 02.2001
List of Figures
Page
Figure 5-40
Figure 5-41
Figure 5-42
Figure 6-1
Figure 7-1
Figure 11-1
Figure 11-2
Figure 12-1
Figure 12-2
Horizontal and vertical windowing . . . . . . . . . . . . . . . . . . . . . . . . . . . . .56
Linelocked clock generation. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .59
Allowed operation area for clock generation . . . . . . . . . . . . . . . . . . . . .60
I²C bus clock domains . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .63
Pin schematic. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .142
I²C bus timing data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .150
I²C Bus timing start/stop. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .150
Application Example SDA9402(S) . . . . . . . . . . . . . . . . . . . . . . . . . . . .151
Application Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .152
Micronas
1-7